Cardarilli, G.c., Marinucci, P., Ottavi, M., Salsano, A. (2000). A fault-tolerant 176 GBit solid state mass memory architecture. In Defect and Fault Tolerance in VLSI Systems, 2000. Proceedings. IEEE International Symposium on (pp.173-180). IEEE [10.1109/DFTVS.2000.887155].

A fault-tolerant 176 GBit solid state mass memory architecture

CARDARILLI, GIAN CARLO;OTTAVI, MARCO;SALSANO, ADELIO
2000-01-01

IEEE International Symposium on Defect and Fault Tolerance in VLSI Systems, 2000. Proceedings.
Rilevanza internazionale
2000
Settore ING-INF/01 - ELETTRONICA
English
Intervento a convegno
Cardarilli, G.c., Marinucci, P., Ottavi, M., Salsano, A. (2000). A fault-tolerant 176 GBit solid state mass memory architecture. In Defect and Fault Tolerance in VLSI Systems, 2000. Proceedings. IEEE International Symposium on (pp.173-180). IEEE [10.1109/DFTVS.2000.887155].
Cardarilli, Gc; Marinucci, P; Ottavi, M; Salsano, A
File in questo prodotto:
Non ci sono file associati a questo prodotto.

I documenti in IRIS sono protetti da copyright e tutti i diritti sono riservati, salvo diversa indicazione.

Utilizza questo identificativo per citare o creare un link a questo documento: https://hdl.handle.net/2108/93768
Citazioni
  • ???jsp.display-item.citation.pmc??? ND
  • Scopus 5
  • ???jsp.display-item.citation.isi??? 2
social impact